0/100
查询一下
手机号
验证码
新密码

IN74ACT112

DUAL J-K FLIP-FLOP WITH SET AND RESET

制造商

INTEGRAL

INTE-ElectronicGRAL-IN74ACT112.pdf

2021-01-17 20:35:58 更新 199.00KB

资料正在完善中
  • AI对话

  • 发送到邮箱

  • 下载

  • 打开

—— 芯片百科 ——

描述

DUAL J-K FLIP-FLOP WITH SET AND RESET
High-Speed Silicon-Gate CMOSThe IN74ACT112 is identical in pinout to the LS/ALS112, HC/HCT112. The IN74ACT112 may be used as a level converter for interfacing TTL or NMOS outputs to High Speed CMOS inputs.
Each flip-flop is negative-edge clocked and has active-low asynchronous Set and Reset inputs.• TTL/NMOS Compatible Input Levels
• Outputs Directly Interface to CMOS, NMOS, and TTL
• Operating Voltage Range: 4.5 to 5.5 V
• Low Input Current: 1.0 µA; 0.1 µA @ 25°C
• Outputs Source/Sink 24 mA

特性

应用

相关链接

—— 技术参数 ——

—— 技术文章 ——

—— 替代型号 ——

IN74ACT112

登录后查看更多信息
登录查看
微信号:semi2026
样例

—— 购买渠道 ——

联系我们

工作时间:周一至周五9:00-18:00

联系方式:contact@semiee.com

运营人员微信:semi2026

半导小芯小程序

半导小芯APP

微信公众号

字母索引 0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
版权所有:半导科技@2017 SEMIEE 闽ICP备17018418号-1
意见反馈

请选择您要反馈的问题类型*

反馈内容*

联系方式*

已经达到每日限制次数

请联系运营人员提高权限